IND を含む転職求人一覧

検索結果

該当求人:264

表示順:

264 141150件目を表示中)

    • おすすめ!
    業種
    システム インテグレータ
    職種
    プロジェクトマネージャー、オープン系SE
    年収
    年収非公開
    勤務地
    東京都

    上場企業

    大手企業

    管理職・マネージャー

    仕事内容:
    ・プロジェクト特性に応じた計画の立案、効率化および実行
    ・システム提案段階における、社内や顧客に対するプロジェクト計画や費用の妥当性の説明
    ・プロジェクト遂行段階における、社内や顧客に対するプロジェクト進捗、品質見解の説明
    ・問題発生時における、解決策の立案および実行

    将来的には100名以上の大規模プロジェクトの責任者や事業部幹部を担う即戦力業務
    費用会社負担の技術研修(IT領域、PM領域)が充実しています。
    業種
    ソフトベンダ 、システム インテグレータ
    職種
    オープン系SE、サーバDB・ストレージエンジニア 
    年収
    800万円~1,000万円
    勤務地
    東京都、神奈川県

    上場企業

    大手企業

    管理職・マネージャー

    仕事内容:
    顧客システム 調査分析 改善提案 標準パターンの確立及び技術検証 競合他社のサービス調査しデジタルトランスフォーメーションにふさわしいSE課長業務。

    超上流からプライムとしての動き。 
    業種
    ソフトベンダ 、システム インテグレータ
    職種
    プロジェクトマネージャー
    年収
    434万円~658万円
    勤務地
    東京都

    英語力不問

    転勤なし

    土日祝休み

    仕事内容:
    グループ各社に対するITインフラ環境整備業務の全般を担当。
     ・グループ企業各社の社内ITインフラの企画・設計・構築・導入・運用
     ・外部協力会社、各種ベンダとの折衝、調整、コントロール
     ・セキュリティ等ポリシー、規程の策定

    求人番号:71563

    会社名非公開

    システム開発プロジェクトリーダーを急募

    業種
    ICT その他
    職種
    プロジェクトマネージャー
    年収
    年収非公開
    勤務地
    長野県
    仕事内容:
    旅行業界向けの業務アプリケーションの開発業務におけるPLまたはPM業務。10人月程度の小規模から、100人月以上の大規模案件まで各種対応していただく。
    業種
    半導体メーカー
    職種
    設計開発
    年収
    700万円~1,200万円
    勤務地
    神奈川県
    仕事内容:
    Responsibilities:
    *Perform the following:
    - Chip/Block level floorplan,
    - Clock tree synthesis,
    - Place & Route,
    - RC extraction,
    - STA, timing closure,
    - IR/EM analysis and fix,
    - DRC/LVS/ERC analysis and fix,
    - Tape-out sign off.
    - Customer on-site support.
    業種
    半導体メーカー
    職種
    設計開発
    年収
    700万円~1,200万円
    勤務地
    神奈川県
    仕事内容:

    -チップ/ブロック レベル フロアープラニング
    -クロックツリー シンシセス
    -プレース&ルーター
    -RC エクストラクション
    -STA タイミング クロザー
    -IR/EM アナリシス 及びフィックス
    -DRC/LVS/ERC アナリシス及びフィックス
    -テープアウト サインオフ
    -APR フローデベロプメント

    Responsibilities:
    *Physical design implementation
    *APR flow development
    *Advanced APR solution path finding

    求人番号:71593

    半導体専業ICファンドリーメーカー

    最大手ファンダリーのDesign Methodology/Flow Development Manager & Engineerを募集します。

    業種
    半導体メーカー
    職種
    設計開発
    年収
    700万円~1,200万円
    勤務地
    神奈川県
    仕事内容:
    Report To: Director or Sr. Manager
    Role:
    *Digital Design Methodology/Flow Development for TSMC advance technologies.
    * Responsible for design/technology performance/power/area (PPA) analysis and optimization for TSMC advance technology nodes.
    * EDA tools Enablement & Certification
    * Customer’s design flow support
    Responsibility:
    * Design/Technology PPA analysis and optimization
    * EDA Tool Enablement & Certification
    *Customer’s design flow support
    業種
    半導体メーカー
    職種
    設計開発、半導体設計
    年収
    700万円~1,200万円
    勤務地
    神奈川県
    仕事内容:
    - スタンダードセル回路の定義、 スケマテック、レイアウト及び検証からデザインの作成
    - 業界標準のシミレーションツール(例えばHspice, Spectre)を用いてのディープサブミクロンCMOSテクノロジーのスケマテックデザインの実施。
    - TSMCテクノロジーのベストPPA (Power、Performance、Area:消費電力、性能、チップ面積)に到達するように回路の最適化を行う。
    - リーディング・テック・ノードの為の回路パスファインディングとイノベーション
    - IoTアプリケーションの為のサブ・スレッシュホールド・ボルテージ回路デザイン
    - レイアウトエンジニアと共同でスピード、パワー及びEMIRのアーチテクチャー最適化を行う.


    - Define standard cell circuit requirement and complete design from schematic, layout and verification.
    - Conduct schematic design of deep-submicron CMOS technologies using industrial standard simulation tool, such as Hspice and/or Spectre.
    - Optimize circuit to achieve best PPA for TSMC technology
    - Path finding and innovation of circuit design for leading edge tech nodes
    - Sub threshold voltage circuit design for IoT application.
    - Co-work with layout engineer to define architecture optimized for speed, power, and EMIR.


    業種
    半導体メーカー
    職種
    設計開発、半導体設計
    年収
    700万円~1,200万円
    勤務地
    神奈川県
    仕事内容:
    - 最先端テクノロジーに対するスタンダードセル キャラクタライゼーション手法の
     定義と実現
    -新規セル及び新たなキャラクタライゼーションのパスファインディングとイノベーション

    - IoTアプリケーションに対するサブ・スレッシュホールド・ボルテージ キャラクタライゼーションの定義
    -最先端の顧客要求に合うような最高クラスのライブラリーキャラクタライゼーション フローの開発
    -EDAツールベンダーとコミュニケーションをとりプロダクションで発見された問題の解決を行う


    - Define and implement standard cell characterization methodology for leading edge technology.
    - Path finding and innovation of new cell and/or new feature characterization
    - Define sub threshold voltage characterization for IoT application.
    - Develop best-in-class library characterization production flow to meet advanced customers’ requirement.
    - Communication with EDA tool vendor to resolve issues found in production.



    求人番号:71601

    半導体専業ICファンドリーメーカー

    最大手ファンダリーの レイアウト エンジニア/マネジャーを募集します。

    業種
    半導体メーカー
    職種
    設計開発、半導体設計
    年収
    700万円~1,200万円
    勤務地
    神奈川県
    仕事内容:
    -RDR(リストリクテッド・デザイン・ルール)デザインルールのオプティマイゼーション
    -最先端テクノロジーのスタンダードセル/IOライブラリー、メモリー及びアナログIPの開発
    - メモリーIP、コンパイラー、テストビークルの開発
    - スタンダードセル/IOライブラリー、アナログIPの開発
    - エリアとパフォーマンスのデザインルール トレードオフの提供
    - エリアに於けるRDRインパクト低減の為のスタンダードセル/IOライブラリー、メモリー、アナログIPのレイアウトソリューションの発見


    * RDR design rules optimization.
    * Develop Standard Cell/IO Library Memory and Analog IPs in advanced technology.
    * Develop Memory IPs, Compiler and Test Vehicle.
    * Develop Standard Cell/IO Library and Analog. IPs
    * Provide design rules trade-off on area and performance.
    * Find layout solution for Standard Cell/IO Library Memory and Analog IPs to reduce RDR impact on area.

264 141150件目を表示中)

  1. 1
  2. 13
  3. 14
  4. 15
  5. 16
  6. 17
  7. 27

今回の検索条件

フリーワード

IND

保存した検索条件

求人検索

業種
職種
勤務地
希望年収
  • 円以上

  • 円以下

{{e}}

応募条件
フリーワード

{{e}}

企業名

{{e}}

求人ID

半角数字のみで入力してください。

担当コンサルタント
こだわり条件

この条件の求人件数:

転職支援サービスへの登録、利用はすべて無料

キャリア相談もお気軽にご相談ください。

無料転職支援を申し込む

保存した検索条件

10件まで保存できます。それ以上保存した場合は、保存日の古いものから削除されます。